Параметры и характеристики аналоговых устройств Коэффициентом усиления



Скачать 462.31 Kb.
страница2/3
Дата17.10.2016
Размер462.31 Kb.
1   2   3

.1.8. Электронные ключевые схемы Статические характеристики Под статическими характеристиками чаще всего подразумеваются электромеханическая и механическая характеристика. Динамическая характеристика Динамическая характеристика электропривода — это зависимость между мгновенными значениями двух координат электропривода для одного и того же момента времени переходного режима работы. Барье́р Шо́ттки (или Шо́тки,— потенциальный барьер, образующийся в приконтактном слое полупроводника, граничащего с металлом, равный разности работ выхода (энергий, затрачиваемых на удаление электрона из твёрдого тела или жидкости в вакуум) металла и полупроводника. Барьер Шоттки обладает выпрямляющими свойствами. Ток через него при наложении внешнего электрического поля создается почти целиком основными носителями заряда. Контакты металл — полупроводник с барьером Шотки широко используются в сверхвысокочастотных детекторах, транзисторах и фотодиодах. Транзисторные ключи выполняются на биполярных или полевых транзисторах. В свою очередь ключи на полевых транзисторах делятся на МДП-ключи и ключи на полевых транзисторах с управляющим р—га-переходом. Ключи на биполярных транзисторах делятся на насыщенные и ненасыщенные. При анализе транзисторных ключей рассматривают два режима — статический и динамический. В статическом режиме анализируется закрытое и открытое состояние ключа. В закрытом состоянии ключа на его входе низкий уровень напряжения (сигнал логического нуля), при котором оба перехода смещены в обратном направлении (режим отсечки). При этом коллекторный ток определяется только тепловым током. Ключи на комплиментарных транзисторах Усилитель полностью выполнен на комплементарных транзисторах. Он работает в режиме АВ. Примененные схемные решения позволили до минимума снизить нелинейные искажения. Основная особенность усилителя-симметричность плеч для обеих полуволн усиливаемого сигнала. Это дало возможность снизить нелинейные искажения усилителя без введения ООС. Другая особенность со. стоит в схеме выходного каскада, позволяющей усиливать сигнал не только по току, но и по напряжению. При этом облегчился режим работы транзиеторов предварительного каскада, поскольку требуемая амплитуда сигнала существенно меньше, чем для обычного выходного каскада. Линейные и   нелинейные   нагрузки. Если мы подключим к источнику напряжения постоянного тока резистор и будем менять величину напряжения, ток, протекающий в цепи, будет меняться пропорционально напряжению. Если мы подключим к источнику синусоидального переменного напряжения (например к сети или к ИБП с синусоидальным выходным напряжением) резистор, мгновенное значение тока в цепи будет пропорционально мгновенному значению напряжения. Следовательно ток в цепи будет синусоидальным, причем синфазным напряжению (т.е. максимальные значения тока будут наблюдаться точно в те же моменты вермени, что и максимальные значения напряжения. Если мы подключим к источнику синусоидального напряжения емкость, индуктивность или любое сочетание их с резисторами, ток в цепи по-прежнему будет синусоидальным. Но в этом случае, максимумы тока будут опережать максимумы напряжения (как на рисунке) или отставать от них. В зависимости от преобладания в цепи емкостей или индуктивностей, такую нагрузку  называют екостной или индуктивной. А в совокупности все  нагрузки  (потребители электроэнергии) с синусоидальным током потребления (при синусоидальном напряжении) называются линейными. Импульсный блок питания (например компьютера) является  нелинейной   нагрузкой . Если компьютер подключить к источнику синусоидального напряжения, то зависимость тока, потребляемого компьютером, от времени будет иметь вид. На рисунке хорошо видно, что компьютер потребляет ток только в моменты, когда напряжение близко к своему максимуму, и не потребляет ток при низком напряжении. Форму тока, потребляемого  нелинейной   нагрузкой  можно охарактеризовать теми же параметрами, что и любой колебательный процесс.
2.1.9. Цифровые логические устройства Алгебра логики (булева алгебра) – это раздел математики, возникший в XIX веке благодаря усилиям английского математика Дж. Буля. Поначалу булева алгебра не имела никакого практического значения. Однако уже в XX веке ее положения нашли применение в описании функционирования и разработке различных электронных схем. Законы и аппарат алгебры логики стал использоваться при проектировании различных частей компьютеров (память, процессор). Хотя это не единственная сфера применения данной науки.Во-первых, она изучает методы установления истинности или ложности сложных логических высказываний с помощью алгебраических методов. Во-вторых, булева алгебра делает это таким образом, что сложное логическое высказывание описывается функцией, результатом вычисления которой может быть либо истина, либо ложь (1, либо 0). При этом аргументы функции (простые высказывания) также могут иметь только два значения: 0, либо 1. Триггер (триггерная система) — класс электронных устройств, обладающих способностью длительно находиться в одном из двух устойчивых состояний и чередовать их под воздействием внешних сигналов. Каждое состояние триггера легко распознаётся по значению выходного напряжения. По характеру действия триггеры относятся к импульсным устройствам — их активные элементы (транзисторы, лампы) работают в ключевом режиме, а смена состояний длится очень короткое время. Отличительной особенностью триггера как функционального устройства является свойство запоминания двоичной информации. Под памятью триггера подразумевают способность оставаться в одном из двух состояний и после прекращения действия переключающего сигнала. Приняв одно из состояний за «1», а другое за «0», можно считать, что триггер хранит (помнит) один разряд числа, записанного в двоичном коде. Диодно-транзисторная логика (ДТЛ), — технология построения цифровых схем на основе биполярных транзисторов, диодов и резисторов. Своё название технология получила благодаря реализации логических функций (например, 2И) с помощью диодных цепей, а усиления и инверсии сигнала — с помощью транзистора. Транзисторно-транзисторная логика (ТТЛTTL) — разновидность цифровых логических микросхем, построенных на основе биполярных транзисторов и резисторов. Название транзисторно-транзисторный возникло из-за того, что транзисторы используются как для выполнения логических функций (например, И, ИЛИ), так и для усиления выходного сигнала. Простейший базовый элемент ТТЛ выполняет логическую операцию И-НЕ, в принципе повторяет структуру ДТЛ микросхем и в то же время за счёт использования многоэмиттерного транзистора, объединяет свойства диода и транзисторного усилителя что позволяет увеличить быстродействие и энергопотребление, снизить потребляемую мощность и усовершенствовать технологию изготовления микросхемы. ТТЛ получила широкое распространение в компьютерах, электронных музыкальных инструментах, а также в контрольно-измерительной аппаратуре и автоматике (КИПиА). Благодаря широкому распространению ТТЛ входные и выходные цепи электронного оборудования часто выполняются совместимыми по электрическим характеристикам с ТТЛ. Максимальное напряжение в схемах с ТТЛ может достигать 24В, однако это приводит к большому уровню паразитного сигнала. Достаточно малый уровень паразитного сигнала при сохранении достаточной эффективности достигается при напряжении 5В, поэтому данная цифра и вошла в технический регламент ТТЛ. Эми́ттерно-свя́занная ло́гика (ЭСЛ, ECL) — семейство цифровых интегральных микросхем на основе дифференциальных транзисторных каскадов. ЭСЛ является самой быстродействующей из всех типов логики, построенной на биполярных транзисторах. Это объясняется тем, чтотранзисторы в ЭСЛ работают в линейном режиме, не переходя в режим насыщения, выход из которого замедлен. Низкие значения логических перепадов в ЭСЛ-логике способствуют снижению влияния на быстродействие паразитных ёмкостей. Основная деталь ЭСЛ-логики — схема потенциального сравнения, собранная не на диодах (как в ДТЛ), а на транзисторах. Схема представляет собой транзисторы, соединённые эмиттерами и подключенные к корпусу (или питанию) через резистор. При этом транзистор, у которого напряжение на базе выше, пропускает через себя основной ток. Как правило, один транзистор в схеме сравнения подключен к опорному уровню, равному напряжению логического порога, а остальные транзисторы являются входами. Выходные цепи схемы сравнения поступают на усилительные транзисторы, а с них — на выходные эмиттерные повторители. Интегрально-инжекционная логика (ИИЛ, И2Л, И3Л, I2L) — технология построения логических элементов на биполярных транзисторах. Интегрально-инжекционная логика появилась в 1971 г. Основными  параметрами   цифровых   интегральных   схем  являются их быстродействие, потребляемая мощность, коэффициент объединения по входу, коэффициент разветвления по выходу, устойчивость против внешних воздействий, степень интеграции, надежность. Быстродействие ИС. Быстродействие ИС, как правило, определяется средней задержкой сигнала tcp, равной среднему арифметическому задержек включения и выключения одного инвертора. При определении средней задержки в качестве границ временных интервалов обычно берут точки на фронтах, соответствующие половине перепада напряжения, или точки, соответствующие уровням 0,1 и 0,9 этого перепада. По средней задержке логические ИС делятся на сверхбыстродействующие (tcp <5 нс), быстродействующие (tcp =5-10 нс), среднего быстродействия (tcp = 10-100 нс), низкого быстродействия (tcp >100 нс). Схемы ТТЛ-типа относятся к схемам среднего быстродействия. Для них типична средняя задержка 5-50 нс. Наибольшее быстродействие имеют транзисторные логические схемы с эмиттерными связями. Для них средняя задержка составляет 1-10 нс. Потребляемая мощность. Потребляемая мощность логических ИС обычно зависит от того, какие сигналы поданы на входы этой ИС. Поэтому потребляемую мощность принято оценивать средней мощностью ( Р ср ), потребляемой типовым логическим элементом во включенном и выключенном состояниях. Как правило, чем выше быстродействие схем, тем больше средняя потребляемая ими мощность. Для схем ЭСЛ Рср составляет 20 - 80 мВт, для схем ТТЛ это 2-40 мВт, для КМОП 1-100 мкВт. В процессе переключения логических ИС средняя потребляемая мощность выше средней статической мощности вследствие всплесков тока в переходных режимах. Особенно это заметно в ИС с малым потреблением. Поэтому для них обычно указывается потребляемая мощность в динамическом режиме при определенной тактовой частоте. Поскольку снижение средней задержки  логических   схем  сопровождается ростом потребляемой ими мощности, то находит применение  параметр , называемый работой переключения (или добротностью), равный произведению средней мощности, потребляемой ИС, и средней задержки. Для первых поколений ИС этот показатель лежал в диапазоне 50-100 пДж. Последующие разработки позволили снизить его до 0,5-5 пДж. Помехоустойчивость. Помехоустойчивость логических ИС принято характеризовать  параметром , называемым статической помехоустойчивостью. Статическая помехоустойчивость - это наименьшее постоянное напряжение, которое, будучи добавлено (при самом неблагоприятном сочетании обстоятельств) к полезному входному сигналу, вызовет ошибку по всей последующей цепи  логических   схем . Статическая помеха наблюдается в тех случаях, когда относительно велико сопротивление проводников, подводящих к ИС напряжение питания. Падения напряжения на "земляной" шине, разные для разных ИС, будут суммироваться со входными сигналами и могут приводить к сбоям. Для исключения подобных ситуаций необходимо внимательно относиться к расположению проводников, подводящих напряжения питания, и увеличивать по возможности их сечение. Что касается импульсной помехоустойчивости, то для того, чтобы возник сбой, импульсная помеха, как правило, должна быть больше, чем статическая. Поэтому при одинаковой статической помехоустойчивости схемы с меньшей средней задержкой сильнее подвержены действию импульсных помех. Наименьшую помехоустойчивость имеют схемы ЭСЛ, для них статическая помехоустойчивость U ст составляет 0,1-0,3 В. В схемах ТТЛ помехоустойчивость выше благодаря наличию смещающих р-n-переходов на входах инверторов. Допустимая статическая помеха для этих схем равна 0,4-1,1 В. Для логических схем на КМОП-транзисторах величина U стможет достигать 2-3 В, что объясняется большими логическими перепадами напряжения в этих схемах.
2.1.10. Триггеры Триггер (триггерная система) — класс электронных устройств, обладающих способностью длительно находиться в одном из двух устойчивых состояний и чередовать их под воздействием внешних сигналов. Каждое состояние триггера легко распознаётся по значению выходного напряжения. По характеру действия триггеры относятся к импульсным устройствам — их активные элементы (транзисторы, лампы) работают в ключевом режиме, а смена состояний длится очень короткое время. Отличительной особенностью триггера как функционального устройства является свойство запоминания двоичной информации. Под памятью триггера подразумевают способность оставаться в одном из двух состояний и после прекращения действия переключающего сигнала. Приняв одно из состояний за «1», а другое за «0», можно считать, что триггер хранит (помнит) один разряд числа, записанного в двоичном коде. Классификация Триггеры подразделяются на две большие группы — динамические и статические. Названы они так по способу представления выходной информации. Динамический триггер представляет собой управляемый генератор, одно из состояний которого (единичное) характеризуется наличием на выходе непрерывной последовательности импульсов определённой частоты, а другое (нулевое) — отсутствием выходных импульсов. Смена состояний производится внешними импульсами. Динамические триггеры в настоящее время используются редко. К статическим триггерам относят устройства, каждое состояние которых характеризуется неизменными уровнями выходного напряжения (выходными потенциалами): высоким — близким к напряжению питания и низким — около нуля. Статические триггеры по способу представления выходной информации часто называют потенциальными. Асинхронный триггер изменяет своё состояние непосредственно в момент появления соответствующего информационного сигнала(ов), с некоторой задержкой равной сумме задержек на элементах, составляющих данный триггер. Синхронные триггеры реагируют на информационные сигналы только при наличии соответствующего сигнала на так называемом входе синхронизации С (от англ. clock). Этот вход также обозначают термином «такт». Такие информационные сигналы называют синхронными. Синхронные триггеры в свою очередь подразделяют на триггеры со статическим и с динамическим управлением по входу синхронизации С. Триггеры со статическим управлением воспринимают информационные сигналы при подаче на вход С логической единицы (прямой вход) или логического нуля (инверсный вход). Триггеры с динамическим управлением воспринимают информационные сигналы при изменении (перепаде) сигнала на входе С от 0 к 1 (прямой динамический С-вход) или от 1 к 0 (инверсный динамический С-вход). Также встречается название «триггер управляемый фронтом». Одноступенчатые триггеры (latch, защёлки) состоят из одной ступени представляющей собой элемент памяти и схему управления, бывают, как правило, со статическим управлением. Одноступенчатые триггеры с динамическим управлением применяются в первой ступени двухступенчатых триггеров с динамическим управлением. Одноступенчатый триггер на УГО обозначают одной буквой - Т. Двухступенчатые триггеры (flip-flop, шлёпающие) делятся на триггеры со статическим управлением и триггеры с динамическим управлением. При одном уровне сигнала на входе С информация, в соответствии с логикой работы триггера, записывается в первую ступень (вторая ступень заблокирована для записи). При другом уровне этого сигнала происходит копирование состояния первой ступени во вторую (первая ступень заблокирована для записи), выходной сигнал появляется в этот момент времени с задержкой равной задержке срабатывания ступени. Обычно двухступенчатые триггеры применяются в схемах, где логические функции входов триггера зависят от его выходов, во избежание временны́х гонок. Двухступенчатый триггер на УГО обозначают двумя буквами - ТТ. Триггеры со сложной логикой бывают также одно- и двухступенчатые. В этих триггерах наряду с синхронными сигналами присутствуют и асинхронные. Такой триггер изображён на рис. 1, верхний (S) и нижний (R) входные сигналы являются асинхронными. RS-триггер или SR-триггер — триггер, который сохраняет своё предыдущее состояние при нулевых входах и меняет своё выходное состояние при подаче на один из его входов единицы. При подаче единицы на вход S (от англ. Set — установить) выходное состояние становится равным логической единице. А при подаче единицы на вход R (от англ. Reset — сбросить) выходное состояние становится равным логическому нулю. Состояние, при котором на оба входа R и S одновременно поданы логические единицы, в простейших реализациях является запрещённым (так как вводит схему в режим генерации), в более сложных реализациях RS-триггер переходит в третье состояние QQ=00. Одновременное снятие двух «1» практически невозможно. При снятии одной из «1» RS-триггер переходит в состояние, определяемое оставшейся «1». Таким образом RS-триггер имеет три состояния, из которых два устойчивых (при снятии сигналов управления RS-триггер остаётся в установленном состоянии) и одно неустойчивое (при снятии сигналов управления RS-триггер не остаётся в установленном состоянии, а переходит в одно из двух устойчивых состояний). D-триггер  — запоминает состояние входа и выдаёт его на выход. D-триггеры имеют, как минимум, два входа: информационный D и синхронизации С. После прихода активного фронта импульса синхронизации на вход С D-триггер открывается. Сохранение информации в D-триггерах происходит после спада импульса синхронизации С. Так как информация на выходе остаётся неизменной до прихода очередного импульса синхронизации, D-триггер называют также триггером с запоминанием информации или триггером-защёлкой. Рассуждая чисто теоретически, парафазный (двухфазный) D-триггер можно образовать из любых RS- или JK-триггеров, если на их входы одновременно подавать взаимно инверсные сигналы.D-триггер в основном используется для реализации защёлки. Так, например, для снятия 32 бит информации с параллельной шины, берут 32 D-триггера и объединяют их входы синхронизации для управления записью информации в защёлку, а 32 D входа подсоединяют к шине. В одноступенчатых D-триггерах во время прозрачности все изменения информации на входе D передаются на выход Q. Там, где это нежелательно, нужно применять двухступенчатые (двухтактные, Master-Slave, MS) D-триггеры.

Синхронный Т-триггер, при единице на входе Т, по каждому такту на входе С изменяет своё логическое состояние на противоположное, и не изменяет выходное состояние при нуле на входе T. Т-триггер можно построить на JK-триггере, на двухступенчатом (Master-Slave, MS) D-триггере и на двух одноступенчатых D-триггерах и инверторе. Как можно видеть в таблице истинности JK-триггера, он переходит в инверсное состояние каждый раз при одновременной подаче на входы J и K логической 1. Это свойство позволяет создать на базе JK-триггера Т-триггер, объединяя входы J и К. В двухступенчатом (Master-Slave, MS) D-триггере инверсный выход Q соединяется со входом D, а на вход С подаются счётные импульсы. В результате триггер при каждом счётном импульсе запоминает значение Q, то есть будет переключаться в противоположное состояние. JK-триггер работает так же как RS-триггер, с одним лишь исключением: при подаче логической единицы на оба входа J и K состояние выхода триггера изменяется на противоположное. Вход J (от англ. Jump — прыжок) аналогичен входу S у RS-триггера. Вход K (от англ. Kill — убить) аналогичен входу R у RS-триггера. При подаче единицы на вход J и нуля на вход K выходное состояние триггера становится равным логической единице. А при подаче единицы на вход K и нуля на вход J выходное состояние триггера становится равным логическому нулю. JK-триггер в отличие от RS-триггера не имеет запрещённых состояний на основных входах, однако это никак не помогает при нарушении правил разработки логических схем. На практике применяются только синхронные JK-триггеры, то есть состояния основных входов J и K учитываются только в момент тактирования, например по положительному фронту импульса на входе синхронизации.


2.1.11.Мультивибраторы релаксационный генератор электрических колебаний прямоугольного типа с крутыми фронтами. Термин предложен голландским физиком ван дер Полем, так как в спектре мультивибратора присутствует множество гармоник — в отличие от генератора синусоидальных колебаний («моновибратора»). Мультивибратор был описан Икклзом и Джорданом в 1919 году. Мультивибратор является одним из самых распространённых генераторов импульсов прямоугольной формы, представляющий собой двухкаскадный резистивный усилитель с глубокой положительной обратной связью. В электронной технике используются самые различные варианты схем мультивибраторов, которые различаются между собой по типу используемых элементов (ламповые, транзисторные, тиристорные, микроэлектронные и так далее), режиму работы (автоколебательный, ждущий синхронизации), видам связи между усилительными элементами, способам регулировки длительности и частоты генерируемых импульсов и так далее. Отнесение мультивибратора к классу автогенераторов оправдано лишь при автоколебательном режиме его работы. В ждущем режиме мультивибратор вырабатывает импульсы только тогда, когда на его вход поступают специальные запускающие сигналы. Режим синхронизации отличается от автоколебательного лишь тем, что в этом режиме с помощью внешнего управляющего (синхронизирующего) напряжения можно изменять частоту генерируемых колебаний. Симметричным мультивибратор называют при попарном равенстве сопротивлений R1 и R4, R2 и R3, ёмкостей C1 и C2, а также параметров транзисторов Q1 и Q2. Симметричный мультивибратор генерирует сигнал «меандрового» типа, то есть сигнал, в периоде которого длительность импульса и длительность паузы одинакова. Симметричный мультивибратор по «классической» схеме (см. рисунок) широко используется для учебных и демонстрационных целей в качестве простейшего по устройству генератора электрических колебаний. Данная схема обладает понятностью и очевидностью, а также не требует для реализации неудобных в расчётах и сборке индуктивностей и трансформаторов. Практическое применение мультивибраторов на двух транзисторах ограничено сверху частотами в единицы мегагерц. На более высоких частотах оба транзистора с большой вероятностью запираются и для восстановления работы устройство надо отключать от источника питания и запускать заново, что во многих случаях неприемлемо. Мультивибратор является одним из самых распространённых генераторов импульсов прямоугольной формы, представляющий собой двухкаскадный резистивный усилитель с глубокой положительной обратной связью. В электронной технике используются самые различные варианты схем мультивибраторов, которые различаются между собой по типу используемых элементов (ламповые, транзисторные, тиристорные, микроэлектронные и так далее), режиму работы (автоколебательный, ждущий синхронизации), видам связи между усилительными элементами, способам регулировки длительности и частоты генерируемых импульсов и так далее. Ждущий мультивибратор Такой мультивибратор генерирует импульсы тока (или напряжения) при подаче на его вход запускающих сигналов от другого источника, например от автоколебательного мультивибратора. Чтобы автоколебательный мультивибратор, опыты с которым вы уже проводили в этом уроке, превратить в мультивибратор ждущий, надо сделать следующее: конденсатор С2 удалить, а вместо него между коллектором транзистора V2 и базой транзистора V1 включить резистор сопротивлением 10 - 15 кОм; между базой транзистора V1 и заземленным проводником включить последовательно соединенные элемент 332 (G1 или другой источник постоянного напряжения) и резистор сопротивлением 4,7 - 5,1 кОм (R5), но так, чтобы с базой соединялся (через R5) положительный полюс элемента; к базовой цепи транзистора V1 поключить конденсатор емкостью 1 - 5 тыс. пФ, второй вывод которого будет выполнять роль контакта входного управляющего сигнала. Исходное состояние транзистора V1 такого мультивибратора - закрытое, транзистора V2 - открытое.



Поделитесь с Вашими друзьями:
1   2   3


База данных защищена авторским правом ©grazit.ru 2019
обратиться к администрации

войти | регистрация
    Главная страница


загрузить материал